亞德諾(ADI)ADCMP60x系列軌至軌比較器是專為需要高速、低功率、軌至軌擺幅與高精密的應用而設,此一比較器系列支援所有盛行的數位輸出級-包括LVDS(低壓差動訊號)、CML(電流模式邏輯)和TTL/CMOS(電晶體-電晶體-邏輯/互補金屬氧化半導體),為醫療儀器、量測、射頻(RF) 和電信設備等應用所需,與LVDS相容的輸出級,專門設計用來驅動各種標準LVDS輸入,讓ADCMP60x比較器能與FPGA(現場可編程閘陣列)以及 ASSP(特殊應用標準產品)相配,以具備高速輸入並達更快的轉換時間。
此系列提供傳播延遲,範圍從1ns(奈秒)至35ns,以及少至2.5皮秒(rms)隨機抖動,並提供從2.5V至5.5V的軌至軌效能,對低電壓有效,而前一代的快速軌至軌比較器只要操作低於2.7V就會遇到死區(dead zones)。
由於當過驅動情況為低的時候,從輸出到輸入的寄生耦合會導致不穩定,因此將輸入到輸出電源隔離是很重要的。ADCMP60x系列家族的數個成員可分割2個電源以提供寬廣的輸入訊號範圍,且比起同級產品所減少的功率消耗達50%。高速栓鎖與可編程磁滯特性是由1隻單腳位控制選項來提供,產生平衡的輸入-輸出延遲並省卻震盪的問題。且適合與亞德諾的DDS(直接數位合成)產品搭配應用,以產生可編程高速,低抖動時脈,也與亞德諾的高速對數放大器互補,如 AD8318,用以放大低位階RF爆發式脈衝。
亞德諾網址:www.analog.com
亞德諾(ADI)ADCMP60x系列軌至軌比較器是專為需要高速、低功率、軌至軌擺幅與高精密的應用而設,此一比較器系列支援所有盛行的數位輸出級-包括LVDS(低壓差動訊號)、CML(電流模式邏輯)和TTL/CMOS(電晶體-電晶體-邏輯/互補金屬氧化半導體),為醫療儀器、量測、射頻(RF) 和電信設備等應用所需,與LVDS相容的輸出級,專門設計用來驅動各種標準LVDS輸入,讓ADCMP60x比較器能與FPGA(現場可編程閘陣列)以及 ASSP(特殊應用標準產品)相配,以具備高速輸入並達更快的轉換時間。
此系列提供傳播延遲,範圍從1ns(奈秒)至35ns,以及少至2.5皮秒(rms)隨機抖動,並提供從2.5V至5.5V的軌至軌效能,對低電壓有效,而前一代的快速軌至軌比較器只要操作低於2.7V就會遇到死區(dead zones)。
由於當過驅動情況為低的時候,從輸出到輸入的寄生耦合會導致不穩定,因此將輸入到輸出電源隔離是很重要的。ADCMP60x系列家族的數個成員可分割2個電源以提供寬廣的輸入訊號範圍,且比起同級產品所減少的功率消耗達50%。高速栓鎖與可編程磁滯特性是由1隻單腳位控制選項來提供,產生平衡的輸入-輸出延遲並省卻震盪的問題。且適合與亞德諾的DDS(直接數位合成)產品搭配應用,以產生可編程高速,低抖動時脈,也與亞德諾的高速對數放大器互補,如 AD8318,用以放大低位階RF爆發式脈衝。
亞德諾網址:www.analog.com