凌力爾特發表低功耗14位元ADC LTC2261

2008-11-04
凌力爾特(Linear Technology)發表一款低功耗14位元、125 Mbit/s ADC,其功耗比先前解決方案少1/3,並只有127毫瓦。高速ADC傳統上均為高耗電元件,其取樣率越高,ADC功耗越高。對於使用多重ADC來量測許多輸入通道的系統、或採用小型可攜式封裝,而使更高溫度造成ADC效能減低時,熱損變成相當重要的考量。而不論操作於全速度、或處於睡眠模式以降低功耗至0.5毫瓦,LTC2261均能為高速資料擷取大幅降低電源預算,使無線(Cut The Cord )成為可能,並將產品引進可攜式世界。  
凌力爾特(Linear Technology)發表一款低功耗14位元、125 Mbit/s ADC,其功耗比先前解決方案少1/3,並只有127毫瓦。高速ADC傳統上均為高耗電元件,其取樣率越高,ADC功耗越高。對於使用多重ADC來量測許多輸入通道的系統、或採用小型可攜式封裝,而使更高溫度造成ADC效能減低時,熱損變成相當重要的考量。而不論操作於全速度、或處於睡眠模式以降低功耗至0.5毫瓦,LTC2261均能為高速資料擷取大幅降低電源預算,使無線(Cut The Cord )成為可能,並將產品引進可攜式世界。  

LTC2261可操作於1.8伏特之低類比供應,可具體節能而不犧牲AC效能。此ADC提供73.4dB的訊號雜訊比(SNR)效能,以及於基頻具優越的85dB無雜訊動態範圍 (SFDR)。超低的0.17psRMS抖動可達到IF頻率之欠取樣,並具優越雜訊效能。低功耗與良好AC效能結合,可為電池供電可攜式儀器及多通道系統,如醫療超音波及非破壞性的測試設備提供最需要的節能優勢。JTRS軟體定義無線電及其他可攜式通訊設備,也將從此突破性的ADC系列產品之低功耗可攜性獲利。  

LTC2261使高速ADC設計更為簡易,在此類設計中,需仔細注意數位輸出繞徑,以避免數位雜訊反耦合及扭曲類比讀數。來自數位回授干擾,可藉由在ADC輸出頻譜中不想要的音調得見,而為協助消除此影響,LTC2261可提供資料亂數器,以在被傳送前打亂數位輸出,透過傳導此能源至雜訊基準,將可大幅減少不要的音調振幅。使用此資料編碼方式,將可降低數位回授所引起的殘餘音調達10-15dB。  

LTC2261採用6毫米×6毫米QFN封裝,包含一組時脈工作週期穩定器電路,以協助 non-50%時脈工作週期、可設定數位輸出計時、可設定LVDS輸出電流及選配式的LVDS輸出終止。這些特性結合,使ADC及微控制器間的資料傳輸更具彈性。  

凌力爾特網址:www.linear.com  

Upcoming Events

熱門活動

More →

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!