賽靈思(Xilinx)宣布推出11.3版ISE Design Suite軟體,針對Virtex-6 HXT現場可編程閘陣列(FPGA)提供設計支援。Virtex-6 HXT 現場可編程閘陣列可針對40G/100G有線電信與數據通訊進行較佳化,並為傳輸速度超過每秒11 Gigabit(Gbps)超高頻寬系統的研發業者,提供理想的序列介面技術。ISE Design Suite 11.3提供研發業者一系列連結現場可編程閘陣列,涵蓋包括主流、高階、超高階等領域的序列設計應用。
賽靈思(Xilinx)宣布推出11.3版ISE Design Suite軟體,針對Virtex-6 HXT現場可編程閘陣列(FPGA)提供設計支援。Virtex-6 HXT 現場可編程閘陣列可針對40G/100G有線電信與數據通訊進行較佳化,並為傳輸速度超過每秒11 Gigabit(Gbps)超高頻寬系統的研發業者,提供理想的序列介面技術。ISE Design Suite 11.3提供研發業者一系列連結現場可編程閘陣列,涵蓋包括主流、高階、超高階等領域的序列設計應用。
賽靈思的Targeted Design Platforms平台讓研發業者能快速著手開發SoC、評估賽靈思技術、以及快速採納特定參考設計方案,滿足其系統的各種功能需求。在賽靈思的Base Targeted Design Platform平台中,Spartan-6 FPGA SP605與Virtex-6現場可編程閘陣列ML605 Evaluation Kits提供所有需要的元件,可用來評估Virtex-6 LXT與Spartan-6 LXT現場可編程閘陣列元件的序列功能。
用戶可利用ISE Design Suite 11.3,立即著手展開鎖定Virtex-6 HXT現場可編程閘陣列序列系統的研發工作。開發環境提供邏輯研發人員與訊號完整性專家的工作方式,並提供管道以發揮彈性與運用各種先進功能,建置業界熟悉的通訊協定,日後發展出的尖端通訊協定也能迅速支援。賽靈思聯盟成員廠商Sarance與Avalon亦針對Virtex-6 HXT元件推出智產(IP)核心,加速開發100G解決方案的腳步。
賽靈思網址:www.xilinx.com
Xilinx將在今年稍後推出 Connectivity Targeted Design Platform 設計平台,結合完整的特定參考設計方案,可用來將XAUI建置到PCIe,以及將Gigabit乙太網路建置到PCIe 的橋接解決方案,包含記憶體直接存取(DMA)核心,能用來達到最佳化頻寬。在此平台中,Virtex-6 HXT元件提供理想的矽元件基礎,協助Xilinx建置鎖定廣播視訊與有線連結、封包處理、以及流量管理等應用的超高速連結開發套件,以及特定市場開發套件。