在馬達控制、工業自動化與汽車安全等對時序要求嚴苛的應用中,工程師經常面臨延遲與軟體執行時間不可預測的挑戰。為在不增加多晶片設計成本與複雜度的情況下解決這些問題,Microchip Technology推出PIC16F13276與PIC18-Q35系列,擴展其採用Configurable Logic Block(CLB)架構的微控制器(MCU)產品組合。這兩個系列將類似Complex Programmable Logic Device(CPLD)的可程式邏輯與MCU整合於單一低功耗元件中。
Microchip的CLB架構可讓使用者將邏輯功能實作於專用硬體中,而非透過軟體執行,有助於簡化多工處理。相較於僅依賴軟體的MCU解決方案或分離式CPLD搭配MCU的設計,這種方式可降低功耗、提供更可預測的系統行為,並提升整體處理效能。新產品系列支援在上電啟動或重置時自動載入CLB,使邏輯功能可獨立於CPU完成初始化,進而支援功能安全、工業與車用系統所需的可預測啟動行為。
PIC16F13276系列提供32個邏輯單元(logic elements),而PIC18-Q35系列則提供128個邏輯單元,讓工程師能在單一晶片上同時實現平行且具可預測性的邏輯運算與嵌入式控制。此整合設計可取代分離式CPLD與MCU架構,有助於降低物料成本(BOM)、節省電路板空間,並減少整體系統成本與設計複雜度。
Microchip MCU事業單位企業副總裁Greg Robinson表示:「我們的新產品開發並非單純追趕競爭對手,而是專注於更有效率地解決實際設計挑戰。透過在低功耗且具成本效益的MCU上提供類似CPLD的功能,這兩個產品系列讓工程師能以更簡單的方式,將可程式邏輯導入設計中。」
這些元件可直接相容於既有PIC16與PIC18設計,讓客戶無需重新設計整體系統,即可導入基於硬體的邏輯功能。此外,Programming and Debugging Interface Disable(PDID)功能可提供防篡改保護,有助於防止未經授權的存取與惡意修改。
透過硬體化的時序路徑設計,Microchip的CLB可有效解決採用軟體實作的系統中的時序挑戰;同時,CLB時序分析工具可協助設計人員在設計初期即識別訊號延遲、關鍵路徑與潛在時序風險。提前完成時序驗證有助於縮短除錯時間。更多關於Microchip CLB MCU產品組合的資訊,請造訪官方網站。
Microchip強化版CLB Configuration工具現已支援Microsoft Visual Studio Code(VS Code),透過直覺式拖放圖形化介面,加速邏輯設計開發。整合式CLB合成器可結合邏輯設計、前期時序分析、模擬與硬體除錯功能,讓開發人員無需撰寫HDL程式碼或手動設定暫存器,即可完成功能驗證、即時運作觀察與精確時序確認。
PIC16F13276與PIC18-Q35 MCU同時支援Microchip完整的開發生態系統,包括MPLAB X Integrated Development Environment(IDE)與MPLAB Code Configurator(MCC)。此外,PIC18F56Q35 Curiosity Nano(EV55P36A)與PIC16F13276 Curiosity Nano(EV18Z11A)評估套件提供具成本效益且可立即使用的硬體平台,並支援完整的程式燒錄與除錯功能,方便進行快速原型開發與評估。
PIC16F13276 MCU大量採購時起始單價為0.32美元,PIC18-Q35系列元件大量採購時起始單價為0.62美元。客戶可直接向Microchip購買,或聯絡Microchip業務代表或全球授權經銷商。