瑞薩開發支援PCI Express 2.0高速串列介面IP

2009-01-05
瑞薩(Renesas)宣布開發符合PCI Express Base Specification Revision 2.0(PCI Express 2.0)高速串列介面標準之邏輯層與實體層之智慧財產(IP)。PCI Express 2.0為PCI Express標準之最新版本(Rev. 2.0),支援高速資料傳輸最高速度可達每秒5.0Gbit/s。  
瑞薩(Renesas)宣布開發符合PCI Express Base Specification Revision 2.0(PCI Express 2.0)高速串列介面標準之邏輯層與實體層之智慧財產(IP)。PCI Express 2.0為PCI Express標準之最新版本(Rev. 2.0),支援高速資料傳輸最高速度可達每秒5.0Gbit/s。  

這項新IP在標準組織PCI-SIG所主辦第六十二屆相容性研討會(2008年9月8日至12日)中,是首次獲得Rev 2.0認證且支援65奈米製程之IP之一。整合此IP的LSI將能輕易地與其他支援PCI Express 2.0標準之裝置連接,使開發人員能開發具備高階繪圖處理能力的系統。  

瑞薩計畫於2009年推出第一款整合新IP產品,適用於繪圖及儲存等需要傳輸大量資料的系統。瑞薩計劃將此IP運用於比65奈米更精密的製程,並針對關鍵應用提供更先進功能,例如增加通道數量。瑞薩也將推動系統環境評估,包括PCI-SIG相容計劃,以促進客戶的開發作業。  

瑞薩網址:www.renesas.com  

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!