Altera高性能DSP設計提高一個數量等級效能

2008-07-08
Altera針對高性能數位訊號處理(DSP)設計,發布具有第二代模型合成技術的DSP Builder工具版本8.0。該技術使DSP設計人員第一次能自動產生採用高階Simulink設計描述架構的時序最佳化RTL程式碼。相較於手動最佳化HDL程式碼需要數小時甚至數天時間,新DSP Builder特性,可讓設計人員幾分鐘內即實現接近峰值FPGA性能的高性能設計,大幅地提高效能。  
Altera針對高性能數位訊號處理(DSP)設計,發布具有第二代模型合成技術的DSP Builder工具版本8.0。該技術使DSP設計人員第一次能自動產生採用高階Simulink設計描述架構的時序最佳化RTL程式碼。相較於手動最佳化HDL程式碼需要數小時甚至數天時間,新DSP Builder特性,可讓設計人員幾分鐘內即實現接近峰值FPGA性能的高性能設計,大幅地提高效能。  

設計無線基地台多載波、多天線RF處理等實際應用中的多通道訊號處理資料通路時,新的DSP Builder第二代合成技術大幅提高效能。DSP Builder工具自動加入串流階級和暫存器,透過分時多工技術產生高度最佳化的功能設計,例如數位升頻(DUC)、降頻(DDC)、峰值因數抑制(CFR)和數位預失真(DPD)等功能,可大幅地提高效能。使用戶能迅速完成系統層級設計,並針對載波頻寬、載波數、天線和分區變化輕易調整設計。DSP Builder版本8.0提供多天線、多載波WiMAX和WCDMA DUC與DDC設計等的設計實例。  

Altera網址:www.altera.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!