MathWorks FPGA DSP

Xilinx發表系統產生器大幅簡化無線系統設計

2015-10-29
美商賽靈思(Xilinx)宣佈推出高階設計工具2015.3 版數位訊號處理器(DSP)系統產生器(System Generator),可讓系統工程師運用Xilinx All Programmable元件設計高效能DSP系統。演算法開發人員可透過新版系統產生器在其熟悉的MATLAB及Simulink模型設計環境中建置可量產的DSP,且該全新設計方法相較於傳統的暫存器轉移層次(RTL)流程可大幅加速設計時間。
美商賽靈思(Xilinx)宣佈推出高階設計工具2015.3 版數位訊號處理器(DSP)系統產生器(System Generator),可讓系統工程師運用Xilinx All Programmable元件設計高效能DSP系統。演算法開發人員可透過新版系統產生器在其熟悉的MATLAB及Simulink模型設計環境中建置可量產的DSP,且該全新設計方法相較於傳統的暫存器轉移層次(RTL)流程可大幅加速設計時間。

MathWorks專家Jim Tung表示,MathWorks將持續為賽靈思可編程閘陣列(FPGA)和All Programmable SoC的目標無線電演算法提升程式碼產生器、驗證和平台支援等能力。加強版的全新系統產生器可與HDL Coder一起使用,以加速完成原型設計,進而產生與Vivado IP整合器並用的可量產IP,並在Simulink 設計環境中模擬高階行為演算法和優化IP。

開發人員透過新版系統產生器的波型檢視器,可在多個時脈領域輕鬆地進行模塊的交叉測試。此全新的互動式交叉測試方法可加速探索設計概念和完成原型測試與設計。此外,全新版本系統產生器亦加強硬體協同模擬功能,讓驗證運作時間加快45倍。

賽靈思網址:www.xilinx.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!