賽靈思推出DDR2 SDRAM介面解決方案

2006-04-18
賽靈思(Xilinx)發表推出以Virtex-4 FPGA為基礎的667Mbps DDR2參考設計方案。667 DDR2-SDRAM介面採用創新的Virtex-4 ChipSync技術,藉由其運作階段的校正電路能夠協助設計業者大幅改進設計餘裕,並提升整體系統可靠度,進而縮短設計流程。  
賽靈思(Xilinx)發表推出以Virtex-4 FPGA為基礎的667Mbps DDR2參考設計方案。667 DDR2-SDRAM介面採用創新的Virtex-4 ChipSync技術,藉由其運作階段的校正電路能夠協助設計業者大幅改進設計餘裕,並提升整體系統可靠度,進而縮短設計流程。  

Virtex-4 FPGA讓系統設計業者減少記憶體介面的設計臆測程序,並能針對包含最新的667Mbps DDR2 SDRAM等各種記憶體技術,開發出可靠的高效能介面。結合Virtex-4先進矽元件功能、經過硬體驗證的參考設計以及易於使用的賽靈思記憶體介面產生器(Memory Interface Generator)軟體工具,能提供系統設計業者最佳的設計彈性與可靠度。  

ChipSync技術能藉由針對邏輯電路(routing)、製程、溫度、以及電壓等變因進行補償,而簡化記憶體介面的建置作業;而這些程序會在資料與時脈訊號之間產生偏差,而這些偏差是無法在設計階段精準預測的。ChipSync這項獨特的技術能簡化設計後置的調節作業,有效縮短設計流程,並提昇整體系統的可靠度。  

賽靈思網址:www.xilinx.com  

Upcoming Events

熱門活動

More →

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!