賽靈思(Xilinx)推出其Virtex-7 HT現場可編程閘陣列(FPGA),展示28Gb/s的序列收發器效能,可滿足新一代100~400Gb/s應用的需求。此款28奈米FPGA可協助通訊設備廠商,開發各種整合式、高頻寬效率的系統,以因應全球有線基礎設施與資料中心市場,對於更高頻寬的需求。新款元件配備業界最高速度與最低抖動的序列收發器,並整合於單一FPGA元件中,可支援各種要求最嚴苛的光學與背板通訊協定。
賽靈思(Xilinx)推出其Virtex-7 HT現場可編程閘陣列(FPGA),展示28Gb/s的序列收發器效能,可滿足新一代100~400Gb/s應用的需求。此款28奈米FPGA可協助通訊設備廠商,開發各種整合式、高頻寬效率的系統,以因應全球有線基礎設施與資料中心市場,對於更高頻寬的需求。新款元件配備業界最高速度與最低抖動的序列收發器,並整合於單一FPGA元件中,可支援各種要求最嚴苛的光學與背板通訊協定。
Linley Group資深分析師Joseph Byrne表示,業界預估全球矽智財(IP)流量將從目前每月約15 exabyte增加到每月64 exabyte,因此需要更高頻寬的系統單晶片解決方案,以承載各種高速訊號,並提供優異的訊號完整性與低功耗的效率,以部署在光纖或其他現有的基礎設施中。由於通訊產業的介面速度已從10Gb/s提升至100Gb/s,以提供更高的容量,所以對於晶片對光纖、晶片對背板、以及晶片對晶片等介面的要求也變得極為嚴格。因此,賽靈思專注於協調在功耗、效能、光學訊號抖動等方面的限制和彼此間整合,而開發出可搭配Virtex-7 HT元件的28Gb/s收發器。
Virtex-7 HT元件結合四至六個符合OIF CEI-28G 規格的28Gb/s收發器,此為光互連論壇針對28Gb/s所推出的通用電子輸入/輸出(I/O)規格,因此能連結新一代的CFP2與QSFP2光學模組,可用於新一代的100~400Gb/s系統線路卡。這些元件並含有最多七十二個13.1Gb/s收發器,能提供最高2.8Tb/s的全雙工傳輸量。這些都可擴展Virtex-7系列元件的整體系統效能,並結合二倍邏輯容量、1.3倍記憶體頻寬、二倍靜態功耗效率、以及比他牌元件高2.7倍的頻寬。
訊號完整性專家Howard Johnson博士,在網站上公布的新影片中展示Virtex-7 HT FPGA的28Gb/s序列收發器。這項展示採用一個實際的PRBS31電路圖案,強調訊號的眼圖線有大開口,以及優異的訊號抖動表現,適合連結新一代的CFP2光學元件。
Finisar公司高速光學產品行銷經理Christian Urricariet表示,為因應市場對頻寬持續成長的需求,通訊設備廠商預估將採用新推出的CFP2光學模組規格,著手設計新一代的100 與400Gb/s系統。這不僅將提高設備面板介面的頻寬密度,並可同時改善現有規格的功耗預算。與賽靈思的合作證明其低抖動單晶片解決方案,可藉由在FPGA與CFP/2模組之間提供一個直接連結的28Gb/s通道,以提供一個更簡化方法,來建置這些更高連結埠密度的系統。
此款元件具備的功能組合,讓它能支援各種應用,包括從配備二十九萬個邏輯單元的低成本100G 智慧型變速箱晶片,一直到全球首款配備八十七萬個邏輯單元的400Gb/s FPGA,可支援應用包括100Gb/s、2 x 100Gb/s 或400Gb/s 等介面,能有效率地連結舊型系統的介面,涵蓋3Gb/s、6Gb/s、以及10Gb/s的特定應用積體電路(ASIC)與特定應用標準產品(ASSP)規格。
這意謂Virtex-7 HT FPGA的應用層面包括100Gb/s線路卡,可支援OTU-4轉發器、多工轉發器、或服務匯合路由器(SAR)、處理巨量資料的低成本120Gb/s封包處理線路卡、多重100G乙太網路埠橋接器、400Gb/s乙太網路線路卡、基地台、符合19.6Gb/s通用公共射頻介面(CPRI)規範的遠端無線電頭端設備、以及100Gb/s與400Gb/s測試設備。
賽靈思網址:www.xilinx.com