MSPS SFDR 亞德諾 ADC SNR

ADI推出ADC降低功耗/縮減電路板空間

2010-08-26
亞德諾(ADI)發表低功率高速14位元ADC(類比數位轉換器),納入JESD204A資料轉換器串列介面標準,讓高速通訊和資料擷取系統的設計人員,可延伸傳輸長度,提高訊號完整性,簡化印刷電路板布局。AD9644雙通道與AD9641這兩顆14位元80每秒百萬次取樣(Mega Samples Per Second, MSPS)ADC,只使用競爭產品一半的功率,還可縮減25%的電路板面積。  
亞德諾(ADI)發表低功率高速14位元ADC(類比數位轉換器),納入JESD204A資料轉換器串列介面標準,讓高速通訊和資料擷取系統的設計人員,可延伸傳輸長度,提高訊號完整性,簡化印刷電路板布局。AD9644雙通道與AD9641這兩顆14位元80每秒百萬次取樣(Mega Samples Per Second, MSPS)ADC,只使用競爭產品一半的功率,還可縮減25%的電路板面積。  

JESD204A工業用串列介面標準減少資料轉換器與其他元件間的資料輸入/輸出資料,互連線路更少,簡化布局,能夠以更小的外形尺寸實作出來,而不影響系統性能。以上這些特質對高速應用很重要,包括可攜式儀表、超音波設備、雷達、無線基礎設備,還有以軟體定義的射頻設備。  

AD9644在80MSPS速度下,消耗423毫瓦(mW),並具有多級差動管線式架構與內建輸出誤差校正邏輯。在70MHz與80MSPS下,可達73.7dBFS的訊號雜訊比(Signal-to-Noise Ratio, SNR)與92dBc的無寄生雜訊動態範圍(Spurious-Free Dynamic Range, SFDR)。  

JESD204A可支援每個鏈路達1.6Gb/s的資料編碼速率,而且AD9644還提供兩種輸出模式,可支援每一個ADC通道專用資料鏈路,或兩個ADC通道共享一個資料鏈路。其差動取樣保持類比輸入放大器的頻寬夠寬,可支援各種輸入範圍,還整合電壓參考器,以簡化設計。另外還有工作週期穩定器,以補償ADC時脈工作週期的變化,讓轉換器保持性能。  

亞德諾網址:www.analog.com

Upcoming Events

熱門活動

More →

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!