OpenCL 賽靈思 C++

賽靈思SDAccel開發環境提供25倍每瓦效能比

2014-11-20
賽靈思(Xilinx)中針對OpenCL、C和C++推出SDAccel開發環境,可透過現場可編程閘陣列(FPGA)為資料中心應用加速提供高達二十五倍的每瓦效能比,並結合業界首款架構最佳化的編譯器,可搭配OpenCL、C和C++核心的任意組合使用,也提供函式庫和開發板,並首次為FPGA帶來完全類CPU/GPU的開發環境和運作時間體驗。
賽靈思(Xilinx)中針對OpenCL、C和C++推出SDAccel開發環境,可透過現場可編程閘陣列(FPGA)為資料中心應用加速提供高達二十五倍的每瓦效能比,並結合業界首款架構最佳化的編譯器,可搭配OpenCL、C和C++核心的任意組合使用,也提供函式庫和開發板,並首次為FPGA帶來完全類CPU/GPU的開發環境和運作時間體驗。

IBM電源開發副總裁暨OpenPOWER總裁Brad McCredie表示,利用C、C++與OpenCL建置的最佳化FPGA加速器,可帶來靈活性與QoR(Quality-of-Results),有助於加速IBM為客戶帶來更大的價值。相信OpenCL有助提升生產力,IBM目前正與賽靈思緊密合,作將這項技術運用到各種OpenPOWER的產品設計。

相較於CPU和GPU,SDAccel的架構最佳化編譯器可提供高達二十五倍的每瓦效能比,其效能和資源使用率更是其他FPGA解決方案的三倍。SDAccel運用超過一千名程式設計人員使用的基礎編譯器技術,可充分發揮該編譯器的性能,並讓軟體開發人員採用全新或既有的OpenCL、C和C++程式碼建立高效能加速器,並針對運算搜尋、圖像識別、機器學習、轉碼、儲存壓縮和加密等各種資料中心應用的記憶體、資料流和迴圈管線等進行最佳化。

賽靈思網址:www.xilinx.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!