Altera宣布將強化Arria II GX FPGA型號,其具有6.375Gbit/s收發器並支援高達1.25Gbit/s 的低電壓差動訊號介面(LVDS)介面,此次擴展將增加新的Arria II GZ現場可編成閘陣列(FPGA)型號到這個產品系列中,如此一來,40奈米(nm)Arria II產品系列將可提供當今功率消耗最低的6Gbit/s 收發器解決方案,具有比競爭元件更低50%的靜態功率消耗。
Altera宣布將強化Arria II GX FPGA型號,其具有6.375Gbit/s收發器並支援高達1.25Gbit/s 的低電壓差動訊號介面(LVDS)介面,此次擴展將增加新的Arria II GZ現場可編成閘陣列(FPGA)型號到這個產品系列中,如此一來,40奈米(nm)Arria II產品系列將可提供當今功率消耗最低的6Gbit/s 收發器解決方案,具有比競爭元件更低50%的靜態功率消耗。
許多經常使用FPGA的應用都已逐漸要求更快的收發器速度,這是因為須支援如PCI Express(PCIe) Gen2、SATA III、CPRI-6G、Interlaken與RXAUI主流通訊協定的標準所驅使。此外,系統的功率消耗也逐漸成為設計限制上的挑戰,新的Arria II GX與GZ元件讓設計師能夠同時解決上述兩種設計上的挑戰。
Arria II GX FPGA具高達十六個6.375Gbit/s 收發器,以及比前一代Arria II FPGA更快的多輸入/輸出(I/O)速度,使其成為像是無線、有線、測試、醫療與儲存等廣泛市場應用的理想選擇。客戶若採用Arria II GZ元件,將可獲得Arria II產品系列的功率消耗降低效益,並可在許多須較高頻寬的應用中使用。新的Arria II GZ FPGA具高達二十四個6.375Gbit/s 收發器,支援高達400-MHz的DDR3介面與高達七百二十六個I/O。而且,它的處理能力可拓增到包含一個PCIe Gen2硬式核心矽智財(IP)模塊,增加30%的乘法器,以及比原有的Arria II GX產品系列多出25%的使用者邏輯。
Altera的資深產品行銷總監Luanne Schirrmeister表示,自從這些產品問世以來,Arria II元件便讓客戶解決效能與功率消耗的挑戰,並提供真正具獨特性的產品到市場上。透過這次Arria II產品系列的延伸,一些可從這些元件獲得無與倫比能力的應用數量將會增加。
Altera網址:www.altera.com