賽靈思協助顧客加速開發SFI-5各類應用

2008-03-26
賽靈思(Xilinx)宣布開始供應一款通過硬體驗證的免費參考設計方案與第三方IP,來支援光互連論壇(OIF)SERDES訊框器介面Level 5(SFI-5)標準。此款SFI-5介面負責光學傳送元件與網路處理系統間的通訊。此款參考設計方案採用65奈米XilinxR Virtex-5 LX330T FPGA元件,協助加速開發支援負載速度40 Gbit/s的有線網路系統,讓像是光學連結器、光纖終端設備與中繼器、40G多工器,以及測試設備等各種應用,能使用系統中的OC768/STM256與OTN OTU-3等傳輸介面。  
賽靈思(Xilinx)宣布開始供應一款通過硬體驗證的免費參考設計方案與第三方IP,來支援光互連論壇(OIF)SERDES訊框器介面Level 5(SFI-5)標準。此款SFI-5介面負責光學傳送元件與網路處理系統間的通訊。此款參考設計方案採用65奈米XilinxR Virtex-5 LX330T FPGA元件,協助加速開發支援負載速度40 Gbit/s的有線網路系統,讓像是光學連結器、光纖終端設備與中繼器、40G多工器,以及測試設備等各種應用,能使用系統中的OC768/STM256與OTN OTU-3等傳輸介面。  

此參考設計方案已通過賽靈思ML525IP評估平台的硬體驗證,並針對訊號偏移、溫度、處理、電壓變化進行特性分析,以確保介面可靠度,同時相容於OIF SFI-5標準中。此款Virtex-5 LXT FPGA元件打造的參考設計方案利用最低功耗收發器(每對發送器/接收器的功耗通常低於100毫瓦),以及使用十七個收發器(十六個用來處理資料,一個用來進行校正)。  

賽靈思平台解決方案行銷部門資深經理Anil Telikepalli表示,Virtex-5 LXT FPGA平台適合用來建置SFI-5實體層,以及額外邏輯模塊。通過硬體驗證的SFI-5介面設計,充分運用目前唯一邁入量產階段的65奈米FPGA元件,並內建低功耗收發器,在接收器端提供充裕的解偏移餘裕度,並在不斷變化的系統環境下,保持穩定運作。  

賽靈思網址:www.xilinx.com

Upcoming Events

熱門活動

More →

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!