賽靈思FPGA解決方案簡化記憶體介面設計

2007-06-12
賽靈思(Xilinx)宣布其針對DDR2 SDRAM介面的低成本Spartan-3A FPGA開發套件、鎖定多重高效能記憶體介面(I/F)的Virtex-5 FPGA開發平台(ML-561),以及1.7版的記憶體介面產生器(MIG)軟體,均已上市。這些完備的解決方案讓FPGA用戶在各種資訊傳輸速率及匯流排頻寬條件下,快速建置、驗證客製化的記憶體介面設計,加速上市時程。  
賽靈思(Xilinx)宣布其針對DDR2 SDRAM介面的低成本Spartan-3A FPGA開發套件、鎖定多重高效能記憶體介面(I/F)的Virtex-5 FPGA開發平台(ML-561),以及1.7版的記憶體介面產生器(MIG)軟體,均已上市。這些完備的解決方案讓FPGA用戶在各種資訊傳輸速率及匯流排頻寬條件下,快速建置、驗證客製化的記憶體介面設計,加速上市時程。  

美光記憶體事業群應用工程部門總監Jim Cooke表示,美光和賽靈思均致力為最低成本到最高效能應用,提供與驗證完整的記憶體解決方案。美光擁有多年合作經驗,足以確保其記憶體元件能與賽靈思的FPGA搭配。美光最新的DDR2 SDRAM搭配Spartan-3 generation/Virtex-5 FPGA,可提供客戶彈性化選擇,並協助達成低成本與高效能的系統要求。  

賽靈思的記憶體介面解決方案,是採用經過生產驗證的90奈米Spartan-3A/65奈米Virtex-5 FPGA所開發。運用I/O最佳化的Spartan-3A系列元件可迅速建置低成本記憶體介面;而內建75 ps校正電路、可在FPGA任一面連結記憶體的彈性I/O,以及採用創新封裝技術來最小化訊號串音雜訊的Virtex-5 FPGA,則能在廣泛的記憶體介面中提供可靠運作與高頻寬。  

賽靈思網址:www.xilinx.com  

Upcoming Events

熱門活動

More →

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!