亞德諾(ADI)日前推出AD9528 JESD204B時脈和SYSREF產生器,專為支援長程演進計畫(LTE)和多載波GSM基地台設計、軍用電子系統、射頻(RF)測試儀器,以及其他新興寬頻RF GSPS資料擷取訊號鏈的時脈要求。
亞德諾(ADI)日前推出AD9528 JESD204B時脈和SYSREF產生器,專為支援長程演進計畫(LTE)和多載波GSM基地台設計、軍用電子系統、射頻(RF)測試儀器,以及其他新興寬頻RF GSPS資料擷取訊號鏈的時脈要求。
JESD204B標準方案於高速轉換器到數位處理器介面,或在許多先進應用上變得愈來愈普遍,主因係資料速率已經被推升到每秒數十億位元(Gb/s)的水準,況且多通道同步和資料延遲時間管理變成系統必備功能,因而驅動專為高資料率系統設計的JESD204B介面開發需求。對此,亞德諾最新的AD9528時脈元件不僅可支援並增強這個新的介面標準,還加入許多功能。
AD9528提供一個低功耗、多輸出,具有低抖動性能的時脈分配機制,以及一個晶片內建的二級鎖相迴路(PLL)和壓控振盪器(VCO)。晶片內建的VCO可從3.6GHz調整到4.0GHz,加上輸入接收器和振盪器,均可提供單端和差動式操作。
AD9528提供與JESD204B相容的Subclass 1 SYSREF,及確定性延遲時脈訊號,並支援多種用於SYSREF訊號產生的選項。其中最基本的是一個緩衝功能,使用者提供的SYSREF訊號會扇出到SYSREF輸出接腳,當提供的是外部SYSREF訊號源時,AD9528也能同步SYSREF輸出到內部產生的時脈輸出,這對實現精確的確定性延遲是有必要的。
AD9528可設計到寬頻射頻資料擷取應用產品中,並搭配ADI的AD9680雙通道14位元、1.0 GSPS JESD204B類比數位轉換器(ADC)。
ADI網址:www.analog.com