芯科實驗室(Silicon Labs)宣布推出通用時脈緩衝器(Clock Buffer),可以用單顆積體電路(IC)代替多顆低電壓正射極耦合邏輯(LVPECL)、低電壓差動訊號傳輸(LVDS)、電流式邏輯(CML)、高速電流控制邏輯(HCSL)和低壓互補式金屬氧化物半導體(LVCMOS)緩衝器,而無需多個不同格式緩衝器。新型Si533xx系列產品整合常見的時脈樹功能,包括時脈分配、時脈多工、時脈除頻、格式轉換和電位轉換。
芯科實驗室(Silicon Labs)宣布推出通用時脈緩衝器(Clock Buffer),可以用單顆積體電路(IC)代替多顆低電壓正射極耦合邏輯(LVPECL)、低電壓差動訊號傳輸(LVDS)、電流式邏輯(CML)、高速電流控制邏輯(HCSL)和低壓互補式金屬氧化物半導體(LVCMOS)緩衝器,而無需多個不同格式緩衝器。新型Si533xx系列產品整合常見的時脈樹功能,包括時脈分配、時脈多工、時脈除頻、格式轉換和電位轉換。
芯科實驗室副總裁暨時序產品總經理Mike Petrowski表示,新產品應用創新的混合訊號技術創建時脈緩衝器的全新類別,特別針對令人頭疼的時脈樹相關問題而設計。Si533xx系列產品重新定義時脈緩衝器功能,包括高整合度、通用並且沒有性能損失的任意格式轉換器,為開發人員創新和簡化系統設計提供更大靈活性。
Si533xx時脈緩衝器系列產品是芯科實驗室完整時序產品組合的新成員,對於所有高效能應用,客戶都可以簡化完整時脈樹解決方案的設計和採購。芯科實驗室時脈樹產品可提供業界最高整合度,並且時脈產生和分配所需的元件數量最少。從同一供應商取得所有時脈元件,能夠確保點對點性能,消除令人頭疼的互操作性,同時也簡化客戶的供應鏈管理。
芯科實驗室網址:www.silabs.com