Altera宣布FPGA業界首次實現了對高性能DDR3記憶體介面的全面支援。在最近通過的JESD79-3 JEDEC DDR3 SDRAM標準下,Altera Stratix III系列FPGA可以幫助設計人員充分發揮DDR3記憶體的高性能和低功率消耗優勢,這類記憶體在通訊、電腦和視訊處理等多種應用中越來越重要。
Altera宣布FPGA業界首次實現了對高性能DDR3記憶體介面的全面支援。在最近通過的JESD79-3 JEDEC DDR3 SDRAM標準下,Altera Stratix III系列FPGA可以幫助設計人員充分發揮DDR3記憶體的高性能和低功率消耗優勢,這類記憶體在通訊、電腦和視訊處理等多種應用中越來越重要。
這些應用處理大量的資料,需要對高性能記憶體進行快速高效率的存取。符合JESD79-3 JEDEC DDR3 SDRAM標準可滿足DDR3記憶體的1.5伏特低功率消耗電壓供電要求,在下一代系統中,使系統功率消耗降低30%,而且性能更好,記憶體容量更大,同時保持了對現有DDR應用的軟體相容性。
Stratix III FPGA支援直接嵌入到I/O單元中的讀寫均衡功能,可以保證符合JEDEC寫入均衡要求,校正到達FPGA的資料。DDR3 DRAM生產廠商Elpida、美光(Micron)、奇夢達(Qimonda)、(三星)Samsung和海力士(Hynix)都能夠為今後的最終產品使用提供合格的各種速率和容量的DDR3記憶體。
DDR3記憶體滿足高階記憶體應用對低功率消耗和高性能的需求,Stratix III FPGA 24個模組化I/O模塊上的1,104個用戶I/O接腳均支援DDR3 SDRAM高速外部記憶體介面,所有I/O模塊都有專用DQS邏輯,每個I/O含有31個嵌入式暫存器,可最大程度地發揮DDR3的性能。Stratix III元件支援最大時鐘速率400 MHz、最大資料速率800 Mbps的DDR3。
Altera行銷總監梁樂觀表示,透過理解客戶今後的設計需求,與JEDEC標準委員會密切協作,Altera可確保Stratix III FPGA具有符合DDR3的讀寫均衡功能。其客戶將能夠迅速發揮DDR3的性能優勢。
Altera網址:www.altera.com