賽靈思(Xilinx)宣布發表全新ISE Design Suite 13.3設計套件,其中結合許多全新功能,能讓數位訊號處理器(DSP)設計業者針對無線、醫療、航太與國防、高效能運算與視訊應用等設計,輕鬆地加入位元精準的完全客制化單、雙精度浮點運算功能。
賽靈思(Xilinx)宣布發表全新ISE Design Suite 13.3設計套件,其中結合許多全新功能,能讓數位訊號處理器(DSP)設計業者針對無線、醫療、航太與國防、高效能運算與視訊應用等設計,輕鬆地加入位元精準的完全客制化單、雙精度浮點運算功能。
客戶可透過System Generator for DSP,以及運用Xilinx Floating-Point Operator IP LogiCORE執行上述設計流程。結合單、雙精度、以及完全客制化精度浮點運算功能,加上備受市場肯定的System Generator for DSP帶來的高生產力,DSP設計業者可在這種萬事俱備的環境中輕鬆設計、模擬和建置各種浮點運算設計,並能對矽元件部分及系統所需要的功耗擁有更佳的掌握度。
賽靈思的Floating-Point Operator核心可讓各種浮點計算作業能在現場可編程閘陣列(FPGA)中執行。當透過CORE Generator工具產生核心時,該作業即可確定,而現在則由System Generator來執行這項工作,同時每項作業變數有一個共用的AXI-4串流介面。以往客戶可運用CORE Generator中的完全客制化精度浮點運算IP,在FPGA元件中加入浮點運算設計。然而,要採用這種設計流程,客戶須了解VHDL或Verilog語言,而且對DSP研發業者來說模擬作業亦是一大挑戰。但有了ISE Design Suite 13.3設計套件後,研發業者現在可透過運用The Math Works’ Simulink的各種模擬功能,從更高的抽象層了解其系統,可確保設計對精確度的要求。
賽靈思網址:www.xilinx.com