意法半導體 STMicroelectronics

歐盟資助SYNAPTIC專案研發設計合成工具流程

2013-04-12
由歐盟第七期科研架構計畫資助的企業學術聯盟宣布一項三年期專案圓滿結束,並發布了設計合成工具流程以及相關的親微影(Litho-friendly)單元庫和評估工具。
由歐盟第七期科研架構計畫資助的企業學術聯盟宣布一項三年期專案圓滿結束,並發布了設計合成工具流程以及相關的親微影(Litho-friendly)單元庫和評估工具。

SYNAPTIC研究專案由來自歐洲和巴西的八家產學機構組成,合作目標是研發以創新的規則化為中心的設計方法和電子設計自動化(EDA)工具,以降低技術節點升級和先進次波長微影(Sub-wavelength Lithography)技術對邏輯和物理實現效果的限制。

透過開發新的模式察覺型(Pattern-aware)邏輯合成,SYNAPTIC專案為歐洲半導體工業解決了關鍵性問題,如降低系統變異、可製造性設計(DFM)和改進良率(單元、IP/微距和系統水平)、複雜的面積/性能比及系統級/架構預測和簽核,目標是在先進的奈米技術時代繼續遵循摩爾定律預測的技術節點升級。

SYNAPTIC開發的良率指標和模型顯示,因為大製程窗口,晶片良率可大幅提高,這將立即轉化為成本效益,提高製造效率,降低光學鄰近效應修正(OPC)加工量,加快產品上市。SYNAPTIC開發的設計流程穩定,設計結果一致,並可支援產業設計評估。

意法半導體網址:www.st.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!