萊迪思半導體(Lattice)近日宣布推出基於iCE40 UltraPlus FPGA元件的全新參考設計,可滿足新興市場需求並加快產品研發週期。基於iCE40 UltraPlus的全新參考設計,進一步擴展業界低功耗、可編程行動技術解決方案,支援LoRa傳輸、橢圓曲線加密(ECC)安全演算法、訊號聚合、機器學習和圖形加速處理。
萊迪思半導體(Lattice)近日宣布推出基於iCE40 UltraPlus FPGA元件的全新參考設計,可滿足新興市場需求並加快產品研發週期。基於iCE40 UltraPlus的全新參考設計,進一步擴展業界低功耗、可編程行動技術解決方案,支援LoRa傳輸、橢圓曲線加密(ECC)安全演算法、訊號聚合、機器學習和圖形加速處理。
萊迪思資深行銷總監C.H. Chee表示,全新iCE40 UltraPlus解決方案印證萊迪思對客戶的承諾,加速並提供客戶為新興市場設計解決方案的最新資源。透過增強DSP效能、靈活的I/O和更大的緩衝記憶體,iCE40 UltraPlus能夠為智慧型手機和物聯網周邊產品,實現更多智慧功能並確保資料安全傳輸至雲端。
藉由全新參考設計,協助客戶運用更多資源加速開發差異化創新產品。iCE40 UltraPlus為適用於感測器拼接與重複資料處理之低功耗運算解決方案,有助於降低內建電池裝置中高功耗應用處理器的工作量。萊迪思FPGA以小尺寸、低成本、低功耗為特性,提供擴充記憶體與更多DSP數量,以改善系統效能並延長電池壽命。
iCE40 UltraPlus憑藉現有IP與全新參考設計,可為網路周邊應用提供完整解決方案,實現感測器至雲端的安全演算法與加速周邊運算,對資料蒐集、聚合、加密、處理以及傳輸等至關重要。該參考設計的主要應用領域包括機器學習/內建人工智慧、圖形加速處理、ECC安全演算法、LoRa。